Laporan Akhir 1




1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]


  1.  Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
    4. Jumper
3. Rangkaian Simulasi [Kembali]

4. Prinsip Kerja Rangkaian [Kembali]
Pada Percobaan 1 adalah rangakaian JK Flip Flop dan D Flip Flop, dimana kaki R (reset) dihubungkan ke B0 dengan inputan 1, kaki S (set) dihubungkan ke B1 dengan inputan 1, kemudian untuk kaki J dihubungkan ke B2 dengan inputan 0, kaki clk dihubungkan ke B3 dengan inputan DCLOCK, dan kaki K dihubungkan ke B4 dengan inputan B4. Untuk outputnya sendiri adalah Q  yang dihubungkan ke H7 dan Q' yang merupakan komplemen dari Q dan dihubungkan ke H6. Sedangkan pada IC 7474, kaki D dihubungkan ke B5 dengan inputan 0 dan kaki clk dihubungkan ke B6 dengan inputan 1. Untuk outputnya sendiri adalah Q yang dihubungkan ke H4 dengan input 0 dan Q' yang dihubungkan ke H3. Apabila rangkaian dijalankan maka untuk hasil outputnya sendiri adalah bernilai 0 untuk Q dan 1 untuk Q'. Hal ini disebabkan karena clk bersifat active low, dimana ia akan aktif saat berlogika 0. Sedangkan pada rangkaian ini, clk nya diberi masukan 1 sehingga clknya tidak aktif dan menghasilkan keluaran berupa 0.
5. Video Rangkaian [Kembali]
  •                              
6. Analisa [Kembali]
   1. Analisa apa yang terjadi saat input B3 dan B2 dihubungkan ke clock dan K berlogika 1, gambarkan timing diagramnya.
Jawab :
Pada saat pratikum di lakukan , ketika B3 dan B2 dihubungkan ke clock dan berlogika 1 maka output yang dihasilkan adalah 0 untuk Q dan 1 untuk Q'.
Tiagram Diagramnya :


    2. Analisa apa yang terjadi saat B5 dan B6 dihubungkan ke clock. gambarkan timing diagramnya
Jawab :
Pada saat pratikum di lakukan. Ketika D=0 maka Q=0 dan Q'=1. Untuk RS nya berlogika q atau mati. Ketika dihubungkan ke clock. maka :


7. Link Download [Kembali]
HTML disini
Video Percobaan Praktikum disini


d

UTS 3

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan 5. Video 6. Download File...