Laporan Akhir 2 modul 2




1. Jurnal
[Kembali]


2. Alat dan Bahan [Kembali]

  1.  Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
    4. Jumper
3. Rangkaian Simulasi [Kembali]

4. Prinsip Kerja Rangkaian [Kembali]

  Pada rangkaian ini menggunakan T flip flop, dimana T flip flop ini dibuat menggunakan J-K flip flop dan input dari T flip flop ini dihubungkan menjadi 1. Pada rangkaian, input R-S akan aktif jika berlogika 0 atau active low. input S dihubungkan ke B1= don't care dimana pada rangkaian dibuat berlogika 1, sedangkan input R dihubungkam ke B0 berlogika 0. Input J-K (toggle) dihubungkan menjadi satu ke VCC sehingga berlogika 1 dan input CLK aktif jika berlogika 0, pada kondisi ini dihubungkan ke B2 berlogika 1.
  •     Karena input T berlogika 1 maka output (Q) yang dihasilkan akan berlogika 0 hal ini sesuai dengan karakteristiknya maka output Q akan berkebalikan dan untuk Q' akan  berlogika 1.
5. Video Rangkaian [Kembali]
                                    
6. Analisa [Kembali]
1. Analisa apa yang terjadi saat B2 dan input J dan K dihubungkan ke clock gambarkan timing diagramnya.
Jawab :
Pada saat pratikum di lakukan Input B2 sebagai clock memiliki peran untuk trigger pada T flip flop. Ketika diaktifkan atau berlogka 1, maka dihasilkanlah output 1 0 , 0 1, dan 0 0. untuk 0 0 disebut juga sebagai kondisi terlarang dan output terakhir adalah 1 1 atau bisa disebut sebagai kondisi toogle.(output yang berlawanan dengan output sebelumnya) 

7. Link Download [Kembali]
   Download HTML disini
    Download Video percobaan disini

UTS 3

[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan 5. Video 6. Download File...